推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

FPGA中组合电路中的毛刺与抗干扰.

更新时间:2019-04-12 21:50:40 大小:214K 上传用户:sun2152查看TA发布的资源 标签:fpga电路 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

在FPGA的设计中,毛刺现象是影响设计效率和数字系统设计有效性和可靠性的主要因素。由于信号在FPGA的内部走线和通过逻辑单元时造成的延迟,在多路信号变化的瞬间,组合逻辑的输出常常产生一些小的尖峰,即毛刺信号,这是由FPGA内部结构特性决定的。毛刺现象在FPGA的设计中是不可避免的,有时任何一点毛刺就可以导致系统出错,尤其是对尖峰脉冲或脉冲边沿敏感的电路更是如此。因此,克服和解决毛刺问题对现代数字系统设计尤为重要。

一、FPGA电路中毛刺的产生

我们知道,信号在FPGA器件中通过逻辑单元连线时,一定存在延时。延时的大小不仅和连线的长短有关,还和逻辑单元的数目有关,而且也和器件的制造工艺、工作环境等有关。因此,信号在器件中传输的时候,所需要的时间是不能精确估计的,当多路信号同时发生跳变的瞬间,就产生了"竞争冒险"。这时,往往会出现一些不正确的尖峰信号,这些尖峰信号就是”毛刺”。另外,由于FPGA及其他的CPLD器件内部的分布电容和电感对电路中的毛刺基本没有什么过滤作用,因此这些毛刺信号就会被保留”并传递到下一级,从而使得毛刺问题更加突出。


部分文件列表

文件名 大小
FPGA中组合电路中的毛刺与抗干扰.pdf 214K

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载