您现在的位置是:首页 > 应用设计 > FPGA毕业设计论文
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

FPGA毕业设计论文

更新时间:2019-01-19 00:31:26 大小:5M 上传用户:sun2152查看TA发布的资源 标签:fpga毕业设计论文 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

在硬盘的数据传输和存取过程中,信道调制编码是一个不可缺少且关系到存储系统


性能的环节,它解决的问题主要是使输入的序列得以在介质中存储,并使从介质中


读取得信号还原为原本的信息。在使用峰值检测技术的磁盘驱动中的一种标准编码


是码率为1/2的(d,k)=(2,7)码,也称Franaszek码。本文阐述了硬盘编译码的


FPGA实现的设计,在简要介绍了FPGA技术背景、VHDL语言和MAX+plusII开发平


台的基础上,阐述了硬盘编译码的FPGA实现的各模块的设计,并设计了硬盘编译


码的FPGA实现的整体架构。Franaszek编码码元长度可变是本设计的一大难点,


Franaszek编码是一种同步变长编码,其码率不变但码元长度可变,是一种特殊的


变长编码。本设计采用状态机解决了变长编码码元识别的问题,状态机思想的优越


性在本设计中得到了很好的体现,在较低的时钟频率下很好地解决的变长编码码元


识别的问题。让编码序列连续输出时本设计的另一个难点,由于在编码器中最高时


钟频率仅能与输出序列的时钟同步,要在同一个时钟沿解决存入与输出的问题,文


中设计了一个缓存控制器用于控制输出的连续性,使输出序列保持连续。采用了


VHDL硬件描述语言对各基本模块进行了设计实现,并给出各模块和整个系统的仿


真结果。本课题的硬盘编译码器实现,为实用游程长度受限码编译码在的FPGA上


的实现做了探索性尝试,为其他信道调制编译码的IP核设计和FPGA实现有一定的


借鉴意义。


部分文件列表

文件名 大小
FPGA毕业设计论文.pdf 5M

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载