您现在的位置是:首页 > 应用设计 > FPGA的UART设计
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

FPGA的UART设计

更新时间:2019-01-16 00:59:02 大小:4M 上传用户:sun2152查看TA发布的资源 标签:fpgauart 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

基于FPGA的UART设计.

通用串口是远程通信接口,在数字系统使用很普遍,是一个很重要的部件。


本论文使用Verilog HDL 语言描述硬件功能,利用QuartusII5.0在FPGA芯


片上的综合描述,采用模块化设计方法设计UART(通用异步收发器)的各个模块。


其中包括波特发生器,程序控制器,UART数据接收器和UART数据发送器,本文


采用的外部时钟为48MHZ,波特率为9600。在QuartusII5.0和Modelsim6.0


环境下进行设计、编译和仿真。最后的程序编译仿真表明系统数据完全正确。


关键词:VerilogHDL;UART;帧格式;FPGA;


部分文件列表

文件名 大小
基于FPGA的UART设计.pdf 4M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载