推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

多通道高速AD采样电路设计与实现

更新时间:2020-07-14 06:12:55 大小:3M 上传用户:IC老兵查看TA发布的资源 标签:AD采样 下载积分:5分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

为了满足相控阵雷达对通道数、采样率日益增高的要求,提出了一种采用3片4通道ADC实现12路高速AD采样的方案,结合高性能FPGA完成芯片的控制及数据处理,实现系统需求。介绍了多通道高速AD采样电路设计方案,分析了电源完整性、时钟抖动对系统性能的影响,产品的闭环测试验证了方案的正确及合理性。该方案通用性强,参数配置灵活方便,可广泛应用于相控阵雷达、MIMO通信、声呐等。

In order to meet the needs of the phased array radar channel number,sampling rate increasing,put forward a kind of using 3 ADC 4 channel to achieve 12 high-speed AD sampling scheme,control and data processing with high performance FPGA chip,realize the system design scheme of multi -channel high speed AD sampling circuit is introduced,The influence of power integrity and clock jitter on system performance is closed-loop test of the product verifies the correctness and rationality of the scheme is versatile and flexible in parameter can be widely used in phased array O communication,sonar and so on.

部分文件列表

文件名 大小
多通道高速AD采样电路设计与实现.pdf 3M

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载