您现在的位置是:首页 > 教程 > 基于VHDL数字钟的设计
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于VHDL数字钟的设计

更新时间:2019-04-07 17:29:05 大小:511K 上传用户:z00查看TA发布的资源 标签:vhdl数字钟 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

20 世纪末,数字电子技术得到了飞速发展,有力地推动和促进了社会生产力的发展和社会信息化的提高,数字电子技术的应用已经渗透到人类生活的各个方面。从计算机到手机,从数字电话到数字电视,从家用电器到军用设备,从工业自动化到航天技术,都尽可能采用了数字电子技术。

现代电子设计技术的核心是 EDA 技术。EDA(电子设计自动化)技术就是以计算机为工具,在 EDA 软件平台上,对硬件语言 HDL 为系统逻辑描述手段完成的设计文件,自动的完成逻辑编译、逻辑化简、逻辑综合及优化、逻辑仿真,直至对特定目标芯片的适配编译、逻辑映射和编程下载等工作 EDA 的仿真测试技术只需要通过计算机就能对所设计的电子系统从各种不同层次的系统性能特点完成一系列准确的测试与仿真操作,大大提高了大规模系统电子设计的自动化程度。设计者的工作仅限于利用软件方式,即利用硬件描述语言(如 VHDL)来完成对系统硬件功能的描述。EDA 技术使实现,极大地提高了设计效率,缩短了设计周期,节省了设计成本。

部分文件列表

文件名 大小
2-郭磊_陈泽宇_冉旭东-基于VHDL数字钟的设计-paper.pdf 511K

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载