您现在的位置是:首页 > 教程 > 在Altera器件中实现电路
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

在Altera器件中实现电路

更新时间:2019-01-24 16:32:41 大小:290K 上传用户:z00查看TA发布的资源 标签:altera 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

在本教程中,我们将介绍如何使用Quartus II中的物理设计工具。 除了教程1中使用的模块外,还引入了以下Quartus II模块:Fitter,Floorplan Editor和Timing Analyzer。 为了说明所涉及的程序,我们将首先在MAX 7000 CPLD中实现教程1中创建的示例verilog项目。

C.1在MAX 7000 CPLD中实现电路

选择文件| 打开Project并浏览到目录designstyle2,其中包含教程1中使用的Verilog设计示例。如图C.1所示,选择示例verilog项目(Quartus II项目文件的文件扩展名为.qpf),然后单击Open。

C.1.1选择芯片

在教程1中,我们使用编译器执行综合操作,生成功能仿真所需的信息。 现在,我们将在CPLD中实现设计,然后使用时序仿真。


部分文件列表

文件名 大小
1548318107AppendixC_quartus.pdf 290K

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载