推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

10位500MHz采样率CMOS DAC的设计

更新时间:2019-10-05 10:32:06 大小:14M 上传用户:sun2152查看TA发布的资源 标签:cmosdac 下载积分:1分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

1.研究了电压型、电流型和电容型等几种结构的DAC。分析了其工作原理和优缺点,根据三种结构的各自特点和设计目标,最后采用了电流型分段转换DAC架构,其中低五位采用二进制码而高五位采用温度计码。

2.差分开关的控制信号会通过晶体管的寄生电容耦合到输出,从而影响DAC的动态性能,设计中通过降低控制信号电压的方法来解决这个问题。同时,调低控制信号的交叉点,以防差分开关同时断开影响DAC的性能。

3.研究了电流源晶体管的失配特性。在高速高精度电流型DAC的设计中,电流源晶体管的匹配问题是设计的关键。设计中采用了一种对剃度误差和边缘效应不灵敏的电流源晶体管布局方案,并从单位电流源晶体管尺寸的选取到整体方案都作了详细的研究。

4.研究了衬底噪声和焊盘寄生电感对电路的影响。设计中采用数字和模拟部分分电源供电,画版图时采用差分走线,增加去耦电容,以及对重点部分进行特别保护等方法来抑制它们的影响。

5.当前主流工艺主要有CMOS工艺、BiCMOS工艺和Bipolar工艺三种,设计中采用中芯国际0.18um CMOS工艺以有效降低成本和功耗。

用HSPICE对电路进行了模拟,对仿真结果的分析表明,各项指标都达到了设计要求。并已完成版图的设计,待流片验证通过后,即可实现商用的目的。

关键词:数模转换器,匹配,CMOS,高精度


部分文件列表

文件名 大小
10位500MHz采样率CMOSDAC的设计.pdf 14M

部分页面预览

(完整内容请下载后查看)

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载