您现在的位置是:首页 > 经验 > 采用VHDL进行高层次设计
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

采用VHDL进行高层次设计

更新时间:2020-06-20 10:27:13 大小:2M 上传用户:xzxbybd查看TA发布的资源 标签:vhdl 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

采用VHDL进行高层次设计

强调进行系统开发的方式:首先进行系统分析,给出Specification,划分模块,明确模块接口,确定模块内部功能,此时应该编写详细的设计说明文档,之后才是编程,调试。 目前国内很难达到这个层次,但一般较大的设计都是多个设计者完成,因此模块划分和确定接口信号是非常重要的,可以极大的减少设计的调试时间。模块尽量以寄存器为边界,这样对于联调和最后的系统集成非常方便。 建立合理的设计习惯对于今后的工作的效率会有巨大帮助

高设计生产的效率:自顶向下的设计方法允许设计者从一个高抽象层次上对系统的功能进行定制,而不需要考虑门级的具体实现方法,这充分体现了工艺无关性的基本设计思想。设计者只需要写出设计中所需部件的硬件描述语言代码或者是其它类型的模型,设计工具就会根据编写的高层描述生成门级的实现,这就大大减少了设计者以往必须花费在设计细节上的时间

部分文件列表

文件名 大小
采用VHDL进行高层次设计.ppt 2M

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载