推荐星级:
- 1
- 2
- 3
- 4
- 5
在Quartus II 环境下利用Verilog语言编写的秒表程序,包含模块化器件和仿真波形
资料介绍
在Quartus II 环境下利用Verilog语言编写的秒表程序,包含模块化器件和仿真波形
部分文件列表
文件名 | 文件大小 | 修改时间 |
miaobiao/Block1.bdf | 10KB | 2016-01-12 19:30:54 |
miaobiao/block2.bdf | 3KB | 2015-12-29 17:24:48 |
miaobiao/db/add_sub_lkc.tdf | 2KB | 2016-01-09 21:56:48 |
miaobiao/db/add_sub_mkc.tdf | 2KB | 2016-01-09 21:56:48 |
miaobiao/db/alt_u_div_ove.tdf | 10KB | 2016-01-09 21:56:48 |
miaobiao/db/logic_util_heursitic.dat | 13KB | 2016-01-12 19:49:48 |
miaobiao/db/lpm_divide_1dm.tdf | 2KB | 2016-01-09 21:56:48 |
miaobiao/db/lpm_divide_45m.tdf | 2KB | 2016-01-09 21:56:50 |
miaobiao/db/prev_cmp_shizhong.qmsg | 6KB | 2016-01-12 19:49:44 |
miaobiao/db/shizhong.(0).cnf.cdb | 4KB | 2016-01-12 19:49:36 |
miaobiao/db/shizhong.(0).cnf.hdb | 1KB | 2016-01-12 19:49:36 |
... |
全部评论(0)