推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

NIOSII的DDS双踪函数发生器设计

更新时间:2019-05-25 16:27:18 大小:7M 上传用户:sun2152查看TA发布的资源 标签:niosiidds函数发生器 下载积分:1分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

基于NIOSII的DDS双踪函数发生器设计摘要:本设计应用Altera公司的Cyclonell系列芯片基于NiosⅡ嵌入式处理器的SOPC技术,设计完成了双踪函数信号发生器系统。信号发生器基于DDS原理以及结合Nios软核作为外围和数据控制器,单片FPGA芯片实现高精度、高频率的双通道各信号源的产生。同时较全面的利用Quartus和NiosIDE的设计方法,为大学生Soc原理与应用和嵌入式设计提供了一种全面的设计例程,对于提高在校大学生相关设计和实践提供了一种新思路。

关键字:Niosll,DDS,SOPC,双踪函数发生器,教学思路

当前FPGA技术正处于高速发展阶段,新型芯片的规模越来越大,功耗越来越小,价格也越来越低,低端的FPGA已逐步取代了传统的数字器件,具有灵活高速等特点。基于EP2C5芯片的DDS函数发生器,充分利用了FPGA软核作为外围接口和数据控制,硬逻辑方面应用DDS原理,将所需生成的波形写入ROM表,按照相位累加原理合成任意波形,使输出波形稳定,精度高,频率范围大,容易产生高频。

同时本设计使用现有开发板,从底层Verilog设计到Nios核生成编程,以及Modelsim仿真和资源优化,较完整的完成整个设计,为当前大学生SoC课程提供了一个更为全面的例程,对弥补理论性较强而缺乏实践的课堂起到一定补充作用。


部分文件列表

文件名 大小
基于NIOSII的DDS双踪函数发生器设计.pdf 7M

全部评论(0)

暂无评论