您现在的位置是:首页 > 教程 > 基于FPGA的HDB3编译码设计
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于FPGA的HDB3编译码设计

更新时间:2017-03-21 15:35:42 大小:2M 上传用户:z00查看TA发布的资源 标签:fpgahdb3译码设计 下载积分:2分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

一般由信源发出的数字基带信号含有丰富的低频分量,甚至直流分量,这些信号往往不宜直接用于传输,易产生码间干扰进而直接影响传输的可靠性,因而要对其进行编码以便传输。传统的并下信号在传输过程中普遍采用曼彻斯特码的编解码方式,而该方式的地面解码电路复杂。FPGA(现场可编程门阵列)作为一种新兴的可编程逻辑器件,具有较高的集成度,能将编解码电路集成在一片芯片上,而HDB3码(三阶高密度双极性码)具有解码规则简单,无直流,低频成份少,可打破长连0和提取同步方便等优点.基于上述情况,本文提出了基于FPGA的t-IDB3编译码设计方案。

部分文件列表

文件名 大小
基于FPGA的HDB3编译码设计.pdf 2M

全部评论(0)

暂无评论