您现在的位置是:首页 > 手册 > vivado约束指导手册
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

vivado约束指导手册

更新时间:2020-01-10 22:16:32 大小:3M 上传用户:xuzhen1查看TA发布的资源 标签:vivado 下载积分:1分 评价赚积分 (如何评价?) 收藏 评论(1) 举报

资料介绍

时序路径

时序路径由设计中instance之间的连接决定。在数字设计中,时序路径由一对时序元作sequential elements)形成,这对时序元件由一个或二个不同的时钟控制。

普通时序路径

在任何设计中最普通的时序路径有以下4种:

1输入端口到内部时序单元路径

2从时序单元到时序单元之间的内部路径3从内部时序单元到输出端口之间的路径

4输入端口到输出端口之间的路径输入端口到内部时序单元之间路径

在从输入端口到内部时序单元之间的路径上传输的数据:

通过管脚时钟送出器件

经过一个称为输入延时的延时到达器件端口(SDC定义)

在到达由目标时钟destination clock)锁定的时序单元之前须通过器件内部逻

从时序单元到时序单元的内部路径

在从时序单元到时序单元的内部路径上传输的数据:由时序单元发送到器件内部,而此时序单元由源时钟(source clock)驱动,在到达由日标时钟驱动的时宁单元之前,须经过一些内部逻辑内部时序单元到外部端口路径

在从内部时序单元到外部端口路径上的数据:

,由时序单元发送到器件内部,而此时序单元由源时钟(source clock)驱动,在到达外部端口之前,须经过一些内部逻辑

,在经过一段称为输出廷时的额外延时之后被端口时钟捕获(SDC definition)


部分文件列表

文件名 大小
UG903vivado约束指导手册.pdf 3M

全部评论(1)

  • 2022-01-16 00:11:22cmmjava

    好资料,感谢分享。