推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于PI的时钟数据恢复电路建模

更新时间:2020-05-31 15:37:42 大小:1M 上传用户:守着阳光1985查看TA发布的资源 标签:数据恢复 下载积分:5分 评价赚积分 (如何评价?) 打赏 收藏 评论(0) 举报

资料介绍

时钟数据恢复电路(CDR, clock data recovery)是接口电路接收端非常重要的一个模块,CDR环路的稳定性和性能决定了数据接收质量。基于PI(PhaseInterpolation)的时钟数据恢复电路具有Jitterpeaking易控,多通道可share共同时钟从而减少功耗并易于实现等优点,多被应用于SerDes接收端系统中。本文从CDR系统以及实际设计方面考虑,对CDR系统中每个设计环节进行了小信号等效,从而完成整个系统建模,保证了系统稳定性和性能,同时对模块设计有了明确的指导。

Clock data recovery circuit(CDR)is an important block of SerDes ck data recovery based on Phase Interpolation is widely used in SerDes system because of its good jitter peaking performance and power saving s paper models every block of CDR system using AC small signal model considering actual s job not only ensures thestability and performance of CDR system,but also provides guidance for block design.

部分文件列表

文件名 大小
基于PI的时钟数据恢复电路建模.pdf 1M

【关注B站账户领20积分】

全部评论(0)

暂无评论

上传资源 上传优质资源有赏金

  • 打赏
  • 30日榜单

推荐下载