您现在的位置是:首页 > 资料属性 > 论文 > D触发器工作原理
推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

D触发器工作原理

更新时间:2019-05-30 15:26:20 大小:20K 上传用户:风的向荣查看TA发布的资源 浏览次数:830 下载积分:9分 出售积分赚钱 评价赚积分 ( 如何评价?) 标签:D触发器 收藏 评论(0) 举报

资料介绍

主从JK触发器是在CP脉冲高电平期间接收信号,如果在CP高电平期间输入端出现干扰信号,那么就有可能使触发器产生与逻辑功能表不符合的错误状态。边沿触发器的电路结构可使触发器在CP脉冲有效触发沿到来前一瞬间接收信号,在有效触发沿到来后产生状态转换,这种电路结构的触发器大大提高了抗干扰能力和电路工作的可靠性。下面以维持阻塞D触发器为例介绍边沿触发器的工作原理。
    维持阻塞式边沿D触发器的逻辑图和逻辑符号如图9-7所示。该触发器由六个与非门组成,其中G1、G2构成基本RS触发器,G3、G4组成时钟控制电路,G5、G6组成数据输入电路。和分别是直接置0和直接置1端,有效电平为低电平。分析工作原理时,设和均为高电平,不影响电路的工作。


部分文件列表

文件名文件大小修改时间
D触发器工作原理.doc66KB2018-04-26 08:23:42

推荐下载

全部评论(0)

暂无评论