推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

使用 EZ-USB® FX2LP™从设备 FIFO 接口进行设计,AN61345手册

更新时间:2019-04-25 08:25:50 大小:2M 上传用户:潜力变实力查看TA发布的资源 标签:FIFO接口 下载积分:6分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

赛普拉斯 EZ-USB FX2LP 是一个灵活的 USB 2.0 外设控制

器,用于处理 USB 2.0 的最大宽度。为充分利用 USB 2.0

中 480 每秒兆位的通信速率,FX2LP 包含了一个专用的硬

件,用来缓冲 USB 数据,并与各种高带宽的外部设备(如

MCU、ASIC 和 FPGA)无缝连接。

FX2LP-FPGA 接口为基于 FPGA 的应用执行高速度的 USB

连接事项,如数据采集、工业控制和监控以及图像处理。

FX2LP 在同步从设备 FIFO 模式下运行,FPGA 作为主设备

使用。本应用笔记还为从设备 FIFO 实现提供了示例

FX2LP 固件,并为 FPGA 实现提供了示例 VHDL 和 Verilog

项目。


可以通过两个不同的模式将 FX2LP 连接至 FPGA。这两个

模式分别为通用可编程接口(GPIF)模式和从设备 FIFO

模式


部分文件列表

文件名 大小
使用_EZ-USB®_FX2LP™从设备_FIFO_接口进行设计.pdf 2M

全部评论(0)

暂无评论