推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于CPLDFPGA的相关测速系统.rar

更新时间:2010-05-05 22:07:07 大小:4M 上传用户:zhanglli查看TA发布的资源 浏览次数:2207 下载积分:2分 出售积分赚钱 评价赚积分 ( 如何评价?) 标签:CPLDFPGA 收藏 评论(0) 举报

资料介绍

互相关技术用于无接触式测量具有非侵入性、非接触性、无污染性等优点,并具有良好的工业应用前景,如应用于纸业、钢铁、纺织、汽车和微电子等行业。本论文着眼于载运工具的速度测量,将数字信号处理技术和现代电子技术引用到表面运动检测中。研究了一种新颖的采用相关算法的测量车速的方法:基于FPGA的相关测速系统.以达到更高实时性,更高精度的非接触、在线测量目的。并在此设计思路的基础上,在实验室条件下从系统硬件、软件上得到实现和验证。研究的内容分为以下几个部分: 1、介绍了测速系统的理论基础,对互相关测速的原理进行阐述,特别是对各种相关算法做了介绍和比较,确定了本测速系统的相关算法—即SAD算法。 2、对设计所用的可编程逻辑器件做了详细的分析论述,比较了FPGA/CPLD的特点,针对系统的设计,选用Altera公司的CycloneⅡ系列FPGA芯片作为硬件基础。并针对系统所选用的CycloneⅡ系列的结构和功能进行了详细的阐述。 3、通过针对DE2平台和130万象素的CCD摄像头模块的系统开发,详细介绍了测速系统的研制,包括系统构成、方案实现以及如何在FPGA里面实现相关运算等等。运用QuartusⅡ软件对verilog代码进行编译和调试,通过试验验证了相关算法在FPGA上实现的可能。并部分实现了代码的优化和处理,给出了算法实现的具体方式,达到了速度测量的目的。

部分文件列表

文件名文件大小修改时间
基于CPLDFPGA的相关测速系统.pdf4519KB2010-05-05 21:59:38

推荐下载

全部评论(0)

暂无评论