推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

WCDMA下行链路干扰抑制接收机研究和低功耗ASIC设计方法探讨

更新时间:2019-10-21 19:39:54 大小:26M 上传用户:sun2152查看TA发布的资源 浏览次数:217 下载积分:1分 下载次数:0 次 标签:wcdma 出售积分赚钱 评价赚积分 ( 如何评价?) 收藏 评论(0) 举报

资料介绍

本文首先概述了DS/CDMA系统中的干扰抑制技术,最直接有效的是多用户检测技术。然后介绍了多用户检测技术的分类和发展历史,以及几种经典多用户检测算法的原理。

接着重点分析了WCDMA下行链路多址干扰抑制技术:线性均衡和干扰抵消。首先针对WCDMA下行链路多码传输的特点给出了多址干扰抑制接收机的一般结构。然后针对这个结构分析了LMMSE自适应均衡和干扰抵消的原理和各自的优、缺点,讨论了干扰抵消和线性均衡技术相结合的可行性。最终得到一个适用于WCDMA下行链路的干扰抑制接收机结构。该接收机在LMMSE自适应均衡器前面和后面分别串接串行干扰抵消器和两级并行部分干扰抵消器来分别抵消多码传输时的多码道干扰和单码传输时的多用户干扰,采用快速哈达码变换估计干扰用户的等效扩频码,经解扩得到等效干扰符号,再重构和抵消多用户干扰。

然后依据WCDMA平台,采用计算机仿真的方法研究多码传输、LMMSE自适应码片均衡、干扰抵消以及本文建议接收机的整体性能。通过仿真进一步说明采用LMMSE自适应码片均衡和干扰抵消技术相结合的下行链路干扰抑制接收机的性能优势,并确定了影响该接收机性能的主要参数。

验证了该接收机能够工作在很多环境中并获得稳定的性能增益,具备一定的实用价值。

由于手持终端对功耗的严格要求,论文最后探讨了低功耗ASIC设计和功耗分析技术。结合作者的设计经验介绍了CDMA2000-1x移动终端基带处理芯片的低功耗设计和功耗分析过程,主要讨论了门控时钟技术对改善集成电路功耗的影响。


部分文件列表

文件名 大小
WCDMA下行链路干扰抑制接收机研究和低功耗ASIC设计方法探讨.pdf 26M

推荐下载

全部评论(0)

暂无评论