推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于CPLD的串并转换和高速USB通信设计

更新时间:2019-01-25 16:59:31 大小:132K 上传用户:z00查看TA发布的资源 标签:cpld串并转换usb通信 下载积分:2分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

 本系统应用ATMEL公司的ATF1508AS进行串行数据到并行数据的转换,在进行数据采集中,用到Crystal半导体公司生产的24位高精度Σ-△模/数转换器CS5321/CS5322组件。该组件*终输出字长为24位的2的补码格式的串行数字信号,将其转换为并行数据可以方便与单片机的接口。串并转换可采用移位寄存器来实现。对实现6通道24位采样,若采用移位寄存器,则需要8位移位寄存器,共3×6=18片,另外还要用几片译码器。这样,会使芯片数量大增,占用大片电路板面积,使系统的体积增大。本系统使用ATF1508AS来实现6通道24位数据的串并转换,可将大部分数字逻辑设计(包括组合逻辑和时序逻辑)集成在一个芯片内,大幅减少芯片数量,减小系统体积。

部分文件列表

文件名 大小
ourdev_668265XGTIZ6.pdf 132K

全部评论(0)

暂无评论