推荐星级:
- 1
- 2
- 3
- 4
- 5
NCP1256 说明,关于欠压输入的锁存
资料介绍
关于欠压输入的锁存
如果外部事件使BO输入高于Vlatch1连续四个时钟周期,则可以锁存控制器。 简化的内部电路如图39所示,其中OVP通过专用光耦合器从次级侧触发。 为了提高控制器的抗噪性,由有源齐纳二极管和串联电阻组成的电路可在电压开始增加到3.3 V以上时降低引脚阻抗。
因此需要更多电流来实际触发内部锁存器。 该示例显示了外部事件(例如,次级侧的OVP)如何使锁存器跳闸。 R5确保足够的偏置在光耦合器中循环,而D2将电路与高阻抗BO桥隔离。 当BO引脚上的电压开始增加超过3.3 V时,光电耦合器上会产生更多电流(RdBO通常为1 k?),当BO电压接触4.5 V触发点时,电路在连续4个时钟周期后锁定。 如果在计数器计数到4之前OVP断言消失,则发生计数器复位。
部分文件列表
文件名 | 大小 |
NCP1256 21080707.docx | 189K |
全部评论(0)