推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

MIPS指令集的32位RISC处理器逻辑设计

更新时间:2018-09-26 08:53:42 大小:11M 上传用户:sun2152查看TA发布的资源 标签:mips指令risc处理器逻辑设计 下载积分:1分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

本文还通过Quartus II 7.2中的Quartus II Time Quest Timing Analyzer软件,基于Altra公司的FPGA器件比较分析了所设计的3个版本CPU的性能。其中单周期CPU基于Altra公司的Cyclone III系列EP3C120F484C7器件综合的频率可达10.417MHz,而多周期CPU的综合频率可达12.935MHz,五级流水线CPU的综合频率可达12.376MHz。

部分文件列表

文件名 大小
基于MIPS指令集的32位RISC处理器逻辑设计.doc 11M

全部评论(0)

暂无评论