推荐星级:
  • 1
  • 2
  • 3
  • 4
  • 5

基于FPGA的CCD信号处理电路设计

更新时间:2019-11-21 10:46:29 大小:472K 上传用户:xuzhen1查看TA发布的资源 标签:fpgaccd信号处理 下载积分:0分 评价赚积分 (如何评价?) 收藏 评论(0) 举报

资料介绍

摘要

在非接触位移测量领域中,电荷耦合器件CCD是具有较高灵敏度的光电传感器,其测量精度高,能自动连续地进行检测。本论文研制了应用于线阵CCD的几种电路。研制了CCD自动增益调整电路。实验证明,这个系统能够自动调整不符合采集要求的CCD增益,提高测量精度。研制了双通道数据采集电路。

该电路利用快速A/D转换器AD9048、双端口存贮器IDT7134组成高速采集与缓冲电路,实现了双通道CCD信号的同步高速采集。研制了采用现场可编程门阵列FPGA的CCD驱动与数据处理电路。本文利用Verilog HDL硬件描述语言进行设计,将FPGA器件配置成专用于线阵CCD信号的硬件数据处理器,达到数据实时处理的要求,并同时将CCD驱动电路集成在FPGA器件内,缩小了电路面积,提高了系统的集成度。

关键词:自动增益调整电荷耦合器现场可编程门阵列信号处理


部分文件列表

文件名 大小
基于FPGA的CCD信号处理电路设计.pdf 472K

部分页面预览

(完整内容请下载后查看)
摘 要  
在非接触位移测量领域中,电荷耦合器件 CCD 是具有较高灵敏度的光电传  
感器,其测量精度高,能自动连续地进行检测。本论文研制了应用于线阵  
的几种电路。研制了 CCD 自动增益调整电路。实验证明,这个系统能够自动调  
整不符合采集要求的 CCD 增益,提高测量精度。研制了双通道数据采集电路。  
该电路利用快速 A/D 转换器 AD9048端口存贮器 IDT7134 组成高速采集与缓  
冲电路,实现了双通道 CCD 信号的同步高速采集。研制了采用现场可编程门阵  
FPGA CCD 驱动与数据处理电路。本文利用 Verilog HDL 硬件描述语言进  
行设计,将 FPGA 器件配置成专用于线阵 CCD 信号的硬件数据处理器,达到数  
据实时处理的要求,并同时将 CCD 驱动电路集成在 FPGA 器件内,缩小了电路  
面积,提高了系统的集成度。  
CCD  
关键词:自动增益调整 电荷耦合器 现场可编程门阵列 信号处理  
Abstract  
In field of displacement measure without touchcharge couple device CCD is a  
high sensitivity photoelectric sensor with high measurement precisionwhich can be  
used in automatic succession measure.In this thesisseveral kinds of circuit applied on  
linear CCD are researched and produced. A kind of circuit for the auto-gain regulation  
of CCD is researchand produced. According to the linear relationship between the  
CCD exposure time and the output analogic voltageIt is proved by the experiment  
that the gain of CCD which doesnat ccord with the collection circuit can be  
self-regulated by this system, meanwhile the precision of measure is increased. The  
circuit for dual-way data collection is researchedand producedin which the  
high-speed collectin and buffer circuit are formed on basis of using fast A/D converter  
AD9048 and dual-way memory IDT7134.So the synchro high data collection for  
dual-way CCD signal is fulfilled. The circuit of CCD drive and data process are  
researchedin which field programmable gate arrays(FPGA)is adopted.In this thesis  
Verilog HDL hardware description language is used in designFPGA device is  
configured to hardware data processor used especially on linear CCD signalthe  
request of data process on real time is satisfied.At the same time the circuit for CCD  
drive is integrated in FPGA devicethe area of the circuit is decreasedthe systematic  
integrated level is also increased.  
Keywords: auto-gain regulation CCD FPGA signal processing  

全部评论(0)

暂无评论