推荐星级:
- 1
- 2
- 3
- 4
- 5
单片机与FPGA的等精度频率计的设计
资料介绍
传统的数字频率计一般由分离元件搭接而成,其测量范围、测量精度和测量速度都
受到很大的限制。虽然单片机的发展与应用改善了这一缺陷,但由于单片机本身也受到
工作频率及内部计数器位数等因素的限制,所以无法在此领域取得突破性的进展。随着
新型可编程逻辑器件FPGA技术的发展,能够将大量的逻辑功能集成在单个器件中,
FPGA根据不同的需要所提供的门数可以从几百万到上百万门,从根本上解决了单片机
的先天性不足。本课题所设计的等精度数字频率计不但集成度远远超过了以往的数字频
率计,而且在标准频率等外部条件的允许下,可以根据不同场合的精度要求,对硬件描
述语言进行一定的改动,使系统在精度提高的同时,而不增加系统硬件,从而降低系统
的整体造价。此外,系统芯片(SCO)的发展也要求其包含频率测量的功能,所以用FPGA
实现数字频率计也是实现系统芯片的前提条件。该数字频率计的设计及实现应用计数器
法,基于上述优势开发的频率计具有良好的应用价值和推广前景。
部分文件列表
文件名 | 大小 |
基于单片机与FPGA的等精度频率计的设计.pdf | 6M |
全部评论(0)