推荐星级:
- 1
- 2
- 3
- 4
- 5
基于FPGA的SDRAM控制器的设计实现
资料介绍
SDRAM工作原理简介
本设计采用MlCRON公司的MT48LC128M4A2型号容量为512Mbyte的SDRAM,MT48LC128M4A2采用了54引脚的T50P封装,工作电压为3.3V,并且采用同步接口方式(所有的信号都是时钟信号的上升沿触发),与系统时钟同步运行。其含有4位数据总线,4个组。每组(bank)行地址数目是
部分文件列表
文件名 | 文件大小 | 修改时间 |
基于FPGA的SDRAM控制器的设计和实现.pdf | 719KB | 2017-11-28 09:22:04 |
Readme_download.txt | 1KB | 2017-11-16 16:01:04 |
使用说明更多帮助.html | 1KB | 2017-11-17 09:13:28 |
相关下载
- 华为模块电源管理设计指导-(V100R001_02 Chi...
- 华为LGA模块PCB设计指导_V2.0_20150126.pdf
- HUAWEI Module USB Interface Descriptor Gui...
- HUAWEI ME909s-821 LTE LGA模块硬件指南V100R...
- HUAWEI ME909s-821 LTE LGA Module Acceptanc...
- HUAWEI 30 mm x 30 mm LGA Module Hardware M...
- HUAWEI 30 mm x 30 mm LGA Module Developmen...
- Altium_Designer_规则设置三例.pdf
- STM32F407产品技术培训-DSP库及其例程
- STM32F407产品技术培训-2.浮点单元.pdf
全部评论(0)