推荐星级:
- 1
- 2
- 3
- 4
- 5
FIR数字滤波器设计与仿真
资料介绍
基于Verilog HDL的FIR数字滤波器设计与仿真
本文主要分析了FIR 数字滤波器的基本结构和硬件构成特点, 简要介绍了FIR 滤波器实现的方式优缺点; 结合Altera 公司的Stratix 系列产品的特点, 以一个基于MAC 的8 阶FIR 数字滤波器的设计为例, 给出了使用Verilog 硬件描述语言进 行数字逻辑设计的过程和方法, 并且在QuartusII 的集成开发环境下编写HDL 代码, 进行综合; 利用QuartusII 内部的仿真器 对设计做脉冲响应仿真和验证。
数字滤波器是语音与图像处理、模式识别、雷达信号处理、 频谱分析等应用中的一种基本的处理部件, 它能满足波器对幅 度和相位特性的严格要求, 避免模拟滤波器所无法克服的电压 漂移、温度漂移和噪声等问题。有限冲激响应(FIR)滤波器能在 设计任意幅频特性的同时保证严格的线性相位特性。
部分文件列表
文件名 | 大小 |
FIR数字滤波器设计与仿真.pdf | 131K |
全部评论(0)