推荐星级:
- 1
- 2
- 3
- 4
- 5
将算法部署到 FPGA/ASIC 硬件
资料介绍
何时考虑使用 FPGA 、 ASIC 或片上系统 (SoC) 硬件
算法的硬件实现,所需考虑的问题
从系统 / 算法到 FPGA/ASIC 硬件的流程
案例 : 视觉处理算法部署到 FPGA 硬件
结论
HDL Coder Native Floating Point
• 支持 IEEE-754 单精度数( single )
• 扩展了杜宇数学和三角运算的支持
• 高度优化的实现方式,无数据精度损失
• 在同一设计中支持浮点和定点数混合运算
• 支持生成与目标硬件无关的可综合 VHDL或 Verilog 代码
部分文件列表
文件名 | 大小 |
deploying-your-algorithm-to-fpga-or-asic-hardware-cn-2018.pdf | 2M |
全部评论(0)