推荐星级:
- 1
- 2
- 3
- 4
- 5
毕业设计4位CMOS流水线ADC的设计
资料介绍
随着数字信号处理技术的迅速发展和成熟,将需处理的模拟信号转换成数字信号来进行信号处理的方法得到了越来越广泛的应用。ADC作为连接模拟和数字世界的接口电路,在这种处理方法中占据着十分重要的地位,甚至影响到了数字信号处理技术的应用和推广。此外,作为IC设计主流的CMOS技术的不断发展带来了越来越明显的速度、功耗、和成本优势,特别是SOC技术、数模混合IC设计技术的出现,更是把ADC的设计重新推到了设计的重要地位。
本文设计了一个4位CMOS流水线ADC,采样速率为20MSPS。在了解了CMOS流水线ADC的原理和分析了若干设计的优缺点后,主要做了以下的工作:
(1)采用翻转结构的采样保持电路,降低了功耗;(2)采用了数字纠错技术和增益误差校正技术,减小了系统的误差;(3)采用一种动态比较器来提高速度、降低功耗,该动态比较器直流功耗为0;(4)对各个核心单元电路进行了仿真,并结合设计要求进行了优化。研究结果表明,本次设计达到了要求,具有一定的理论价值和应用前景。
关键词:ADC,流水线,采样保持,子ADC,子DAC
部分文件列表
文件名 | 大小 |
毕业设计4位CMOS流水线ADC的设计.pdf | 5M |
相关下载
- 华为模块电源管理设计指导-(V100R001_02 Chi...
- 华为LGA模块PCB设计指导_V2.0_20150126.pdf
- HUAWEI Module USB Interface Descriptor Gui...
- HUAWEI ME909s-821 LTE LGA模块硬件指南V100R...
- HUAWEI ME909s-821 LTE LGA Module Acceptanc...
- HUAWEI 30 mm x 30 mm LGA Module Hardware M...
- HUAWEI 30 mm x 30 mm LGA Module Developmen...
- Altium_Designer_规则设置三例.pdf
- STM32F407产品技术培训-DSP库及其例程
- STM32F407产品技术培训-2.浮点单元.pdf
全部评论(0)